- 经验
- 631
- 分贝
- 0
- 家园分
- 2535
- 在线时间:
- 93 小时
- 最后登录:
- 2016-9-14
- 帖子:
- 143
- 精华:
- 0
- 注册时间:
- 2007-12-21
- UID:
- 202671
注册:2007-12-21
|
发表于 2008-10-11 15:54:54
|显示全部楼层
盛科网络(苏州)有限企业 企业概况:
秉承Cisco多年核心芯片和系统研发的成功经历,依托雄厚的海外资金,借助中国现有的人才资源和成本优势,立足国内巨大的市场潜力,盛科致力于IP/以太网核心芯片及系统的自主研发,目标在全球150亿美金的市场占据主导地位。通过ODM等方式的合作,为通信设备供应商提供基于融合的IP/Ethernet系统平台,可用于三网合一的视频服务、城域以太网、IP存储、GPON/EPON和无线接入等,尤其针对爆炸性发展的视频服务和无线接入,提供独有的、强竞争力的系统方案。企业主要产品有芯片Bay(24G高性能包处理引擎,集成流量控制器(TM) ,虚拟队列(VoQ),支撑IPv4, IPv6, MPLS, NAT等协议)和Richmond高扩展交换芯片(Bay为基础,搭配Richmond组成芯片组,可以形成从24G到960G容量的全系列高端以太网交换机,直接面对思科的Catalyst 3750、4500、6500和7600系列产品)盛科网络把自主常识产权和技术优势作为核心竞争力,遵从国际先进管理模式,建立了强有力的研发团队。
企业目前正处在蓬勃发展阶段,大家期待资深人士的加盟,负责拟定规范、组建团队,完成系列IP/以太网产品的芯片设计、软硬件开发和测试验证工作,真诚希翼您的加盟!企业提供有竞争力的薪资福利待遇,硅谷模式的期权激励机制,广阔的发展空间。
联系方式:
Email: jobs@centecnetworks.com
网址:http://www.centecnetworks.com
本企业与CISCO合作开发业界全新的芯片级和板级测试工具。该工具完成后,能利用JTAG标准接口完成芯片的逻辑内建测试,板级的互联互通测试;除此之外,该工具的最主要特色是可以找出错误所在之处。为芯片制造厂商提供错误信息,以此希望芯片制造厂商提高芯片的成品率。该工具在降低芯片的制造和测试成本上具有显著优势。该工具可在普通PC上实现芯片的测试,不需要在昂贵的ICT测试机上完成。本企业需要有相关的数字电路前端设计人员,数字电路后端DFT设计人员,App编程人员加盟。本企业提供相应的实习机会,实习生毕业后可留企业工作,或推荐去CISCO工作。相应工作具有“产”,“学”,“研”特色,实习生能够在工作实践的过程中学习到测试领域和电路设计领域的高端常识,并能在此前沿领域发挥各自的潜能。
数字电路前端设计人员要求:
1,熟悉数字电路
2,精通verilog HDL语言
3,熟悉脚本编程PERL, TK/TCL, CSH等等之一
4,熟练运用EDA仿真工具,综合工具
数字电路后端DFT设计人员要求:
1,熟悉数字电路
2,精通verilog HDL语言
3,熟悉脚本编程PERL, TK/TCL, CSH等等之一
4,熟练运用ATPG工具(TetraMax优先考虑), DFT工具
App编程人员要求:
1,精通C,C++/C#/VB.net语言
2,熟悉字符串处理,图形界面编程或接口通信编程优先考虑
实习生要求:
1,数字电路设计专业或计算机专业
2,学习能力和动手能力强
3,完成90%以上的专业课程,
4,提供相应成绩单,成绩在top 30%
5,实习生具备以上三类设计人员的某些要求的,将优先考虑
具体职位要求如下:
1、芯片研发工程师
职位概要:结合现有的EDA工具,开发芯片级和板级的测试流程和测试工具。
教育背景:
◆ 数字电路设计或计算机相关专业本科以上学历
经验:
◆ 大四、研二在校学生,09年毕业生
技能技巧:
◆ 熟悉使用VerilogHDL语言;
◆ 熟悉使用DFT或ATPG工具;
◆ 有ASIC设计或验证经验者优先;
◆ 在校学生,实习时间稳定(长期实习1年);
◆ 良好的英语读写水平;
◆ 学习能力强,积极主动,能够吃苦耐劳。
请有意者直接发简历、成绩单到 jobs@centecnetworks.com,并注明招聘信息来源。
|
|